×
验证码:
换一张
忘记密码?
记住我
×
登录
中文版
|
English
中国科学院计算技术研究所机构知识库
Institute of Computing Technology, Chinese Academy IR
登录
注册
ALL
ORCID
题名
作者
学科领域
关键词
文献类型
出处
收录类别
出版者
发表日期
存缴日期
资助项目
学科门类
学习讨论厅
图片搜索
粘贴图片网址
首页
研究单元&专题
作者
文献类型
学科分类
知识图谱
新闻&公告
在结果中检索
研究单元&专题
中国科学院计算技术研... [5]
作者
Fan, Dongr... [2]
Han, Dengk... [2]
Tang, Zhim... [2]
Xue, Runzh... [2]
Yan, Mingy... [2]
Ye, Xiaoch... [2]
更多...
文献类型
期刊论文 [5]
发表日期
2025 [3]
2024 [1]
2019 [1]
语种
英语 [5]
出处
IEEE TRANS... [2]
IEEE TRANS... [1]
IEEE TRANS... [1]
JOURNAL OF... [1]
资助项目
CAS Projec... [1]
CAS Projec... [1]
Internship... [1]
National K... [1]
National K... [1]
National K... [1]
更多...
收录类别
SCI [5]
资助机构
×
知识图谱
CSpace
开始提交
已提交作品
待认领作品
已认领作品
未提交全文
收藏管理
QQ客服
官方微博
反馈留言
浏览/检索结果:
共5条,第1-5条
帮助
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
期刊影响因子升序
期刊影响因子降序
提交时间升序
提交时间降序
发表日期升序
发表日期降序
题名升序
题名降序
作者升序
作者降序
WOS被引频次升序
WOS被引频次降序
GRACE: An End-to-End Graph Processing Accelerator on FPGA With Graph Reordering Engine
期刊论文
IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS, 2025, 卷号: 44, 期号: 10, 页码: 3816-3829
作者:
Fan, Haishuang
;
Meng, Rui
;
Sun, Qichu
;
Wu, Jingya
;
Lu, Wenyan
;
Li, Xiaowei
;
Yan, Guihai
收藏
  |  
浏览/下载:5/0
  |  
提交时间:2025/12/03
Field programmable gate arrays
Redundancy
Indexes
Graphics processing units
Central Processing Unit
Integrated circuit modeling
Computational modeling
Engines
Design automation
Data models
Accelerator
FPGA
Graph processing
SiHGNN: Leveraging Properties of Semantic Graphs for Efficient HGNN Acceleration
期刊论文
IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS, 2025, 卷号: 44, 期号: 9, 页码: 3490-3503
作者:
Xue, Runzhen
;
Yan, Mingyu
;
Han, Dengke
;
Xiao, Ziheng
;
Tang, Zhimin
;
Ye, Xiaochun
;
Fan, Dongrui
收藏
  |  
浏览/下载:4/0
  |  
提交时间:2025/12/03
Semantics
Layout
Graph neural networks
Optimization
Vectors
Graphics processing units
Feature extraction
Design automation
Training
Hardware acceleration
Graph neural network (GNN)
hardware accelerator
heterogeneous graph neural network (HGNN)
semantic graph
A Data-Centric Software-Hardware Co-Designed Architecture for Large-Scale Graph Processing
期刊论文
IEEE TRANSACTIONS ON COMPUTERS, 2025, 卷号: 74, 期号: 4, 页码: 1109-1122
作者:
Li, Zerun
;
Chen, Xiaoming
;
Yang, Yuxin
;
Min, Feng
;
Zhang, Xiaoyu
;
Han, Yinhe
收藏
  |  
浏览/下载:41/0
  |  
提交时间:2025/06/25
Bandwidth
Memory management
Computational modeling
System-on-chip
Software
Hardware
Computer architecture
Three-dimensional displays
Performance evaluation
Data communication
Large-scale graph processing
near memory computing
memory system
accelerator
HiHGNN: Accelerating HGNNs Through Parallelism and Data Reusability Exploitation
期刊论文
IEEE TRANSACTIONS ON PARALLEL AND DISTRIBUTED SYSTEMS, 2024, 卷号: 35, 期号: 7, 页码: 1122-1138
作者:
Xue, Runzhen
;
Han, Dengke
;
Yan, Mingyu
;
Zou, Mo
;
Yang, Xiaocheng
;
Wang, Duo
;
Li, Wenming
;
Tang, Zhimin
;
Kim, John
;
Ye, Xiaochun
;
Fan, Dongrui
收藏
  |  
浏览/下载:57/0
  |  
提交时间:2024/12/06
Semantics
Parallel processing
Graph neural networks
Vectors
Graphics processing units
Fuses
Hardware
GNN
GNN accelerator
graph neural network
HGNN
HGNN accelerator
heterogeneous graph neural network
A Survey on Graph Processing Accelerators: Challenges and Opportunities
期刊论文
JOURNAL OF COMPUTER SCIENCE AND TECHNOLOGY, 2019, 卷号: 34, 期号: 2, 页码: 339-371
作者:
Gui, Chuang-Yi
;
Zheng, Long
;
He, Bingsheng
;
Liu, Cheng
;
Chen, Xin-Yu
;
Liao, Xiao-Fei
;
Jin, Hai
收藏
  |  
浏览/下载:125/0
  |  
提交时间:2019/08/16
graph processing accelerator
domain-specific architecture
performance
energy efficiency