×
验证码:
换一张
忘记密码?
记住我
×
登录
中文版
|
English
中国科学院计算技术研究所机构知识库
Institute of Computing Technology, Chinese Academy IR
登录
注册
ALL
ORCID
题名
作者
学科领域
关键词
文献类型
出处
收录类别
出版者
发表日期
存缴日期
资助项目
学科门类
学习讨论厅
图片搜索
粘贴图片网址
首页
研究单元&专题
作者
文献类型
学科分类
知识图谱
新闻&公告
在结果中检索
研究单元&专题
中国科学院计算技术研... [6]
作者
Li, Huawei [6]
Li, Xiaowe... [6]
Wang, Tian... [3]
Wang, Ying [3]
Han, Yinhe [2]
Lv, Tao [2]
更多...
文献类型
期刊论文 [6]
发表日期
2017 [1]
2016 [5]
语种
英语 [6]
出处
IEEE TRANS... [3]
IEEE TRANS... [2]
INTEGRATIO... [1]
资助项目
National N... [5]
National N... [5]
National N... [4]
National B... [3]
National N... [2]
National N... [2]
更多...
收录类别
SCI [6]
资助机构
×
知识图谱
CSpace
开始提交
已提交作品
待认领作品
已认领作品
未提交全文
收藏管理
QQ客服
官方微博
反馈留言
浏览/检索结果:
共6条,第1-6条
帮助
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
作者升序
作者降序
WOS被引频次升序
WOS被引频次降序
提交时间升序
提交时间降序
期刊影响因子升序
期刊影响因子降序
题名升序
题名降序
发表日期升序
发表日期降序
Retention-Aware DRAM Assembly and Repair for Future FGR Memories
期刊论文
IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS, 2017, 卷号: 36, 期号: 5, 页码: 705-718
作者:
Wang, Ying
;
Han, Yin-He
;
Wang, Cheng
;
Li, Huawei
;
Li, Xiaowei
收藏
  |  
浏览/下载:44/0
  |  
提交时间:2019/12/12
DDR
dynamic random-access memory (DRAM)
memory
refresh
Functional Test Generation for Hard-to-Reach States Using Path Constraint Solving
期刊论文
IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS, 2016, 卷号: 35, 期号: 6, 页码: 999-1011
作者:
Zhou, Yanhong
;
Wang, Tiancheng
;
Li, Huawei
;
Lv, Tao
;
Li, Xiaowei
收藏
  |  
浏览/下载:72/0
  |  
提交时间:2019/12/13
Abstraction-guided simulation
functional test generation
hard-to-reach states
path constraint solving
PSI Conscious Write Scheduling: Architectural Support for Reliable Power Delivery in 3-D Die-Stacked PCM
期刊论文
IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS, 2016, 卷号: 24, 期号: 5, 页码: 1613-1625
作者:
Wang, Ying
;
Han, Yinhe
;
Li, Huawei
;
Zhang, Lei
;
Cheng, Yuanqing
;
Li, Xiaowei
收藏
  |  
浏览/下载:59/0
  |  
提交时间:2019/12/13
3-D integration
IR-drop
phase-change memory (PCM)
through-silicon-via (TSV)
write throughput
VANUCA: Enabling Near-Threshold Voltage Operation in Large-Capacity Cache
期刊论文
IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS, 2016, 卷号: 24, 期号: 3, 页码: 858-870
作者:
Wang, Ying
;
Han, Yinhe
;
Li, Huawei
;
Li, Xiaowei
收藏
  |  
浏览/下载:40/0
  |  
提交时间:2019/12/13
Cache design
fault tolerant
multi-V-dd
near-threshold voltage (NTV)
nonuniform cache access (NUCA)
Abstraction-Guided Simulation Using Markov Analysis for Functional Verification
期刊论文
IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS, 2016, 卷号: 35, 期号: 2, 页码: 285-297
作者:
Wang, Jian
;
Li, Huawei
;
Lv, Tao
;
Wang, Tiancheng
;
Li, Xiaowei
;
Kundu, Sandip
收藏
  |  
浏览/下载:46/0
  |  
提交时间:2019/12/13
Abstraction-guided simulation
Markov analysis
semi-formal verification
LOFT: A low-overhead fault-tolerant routing scheme for 3D NoCs
期刊论文
INTEGRATION-THE VLSI JOURNAL, 2016, 卷号: 52, 页码: 41-50
作者:
Zhou, Jun
;
Li, Huawei
;
Wang, Tiancheng
;
Li, Xiaowei
收藏
  |  
浏览/下载:52/0
  |  
提交时间:2019/12/13
Networks-on-chip
3D Mesh
Permanent fault
Fault-tolerance
Routing scheme