Institute of Computing Technology, Chinese Academy IR
| 基于推测机制异构多核处理器容错方法与仿真 | |
| 余世干1; 唐志敏1; 叶笑春1; 范东睿1 | |
| 2019 | |
| 发表期刊 | 系统仿真学报
![]() |
| ISSN | 1004-731X |
| 卷号 | 31.0期号:012页码:2685 |
| 摘要 | 异构多核是处理器重要方向之一,却面临着瞬态故障频发问题,传统TMR(三模冗余)是主要解决办法,但有效率低,功耗高特点,提出基于推测机制高性能容错调度算法FTSAS。各异构核独立执行任务,记录最先完成核的状态值,采用前向推测法继续执行下一任务,采用多数一致原则,由落后的核完成结果比较,保障系统可靠性。仿真实验表明,FTSAS比当前容错方法平均性能提高了12.9%,注入200个错误时,具有相近的容错效果,但FTSAS平均执行性能提高了11.4%,平均功耗降低了15.8%。 |
| 关键词 | 异构多核 处理器 推测机制 容错 调度 |
| 语种 | 英语 |
| 文献类型 | 期刊论文 |
| 条目标识符 | http://119.78.100.204/handle/2XEOYT63/33008 |
| 专题 | 中国科学院计算技术研究所期刊论文_中文 |
| 作者单位 | 1.中国科学院计算技术研究所 2.中国科学院大学 3.先进微处理器技术国家工程实验室 4.解放军信息工程大学 |
| 第一作者单位 | 中国科学院计算技术研究所 |
| 推荐引用方式 GB/T 7714 | 余世干,唐志敏,叶笑春,等. 基于推测机制异构多核处理器容错方法与仿真[J]. 系统仿真学报,2019,31.0(012):2685. |
| APA | 余世干,唐志敏,叶笑春,&范东睿.(2019).基于推测机制异构多核处理器容错方法与仿真.系统仿真学报,31.0(012),2685. |
| MLA | 余世干,et al."基于推测机制异构多核处理器容错方法与仿真".系统仿真学报 31.0.012(2019):2685. |
| 条目包含的文件 | 条目无相关文件。 | |||||
| 个性服务 |
| 推荐该条目 |
| 保存到收藏夹 |
| 查看访问统计 |
| 导出为Endnote文件 |
| 谷歌学术 |
| 谷歌学术中相似的文章 |
| [余世干]的文章 |
| [唐志敏]的文章 |
| [叶笑春]的文章 |
| 百度学术 |
| 百度学术中相似的文章 |
| [余世干]的文章 |
| [唐志敏]的文章 |
| [叶笑春]的文章 |
| 必应学术 |
| 必应学术中相似的文章 |
| [余世干]的文章 |
| [唐志敏]的文章 |
| [叶笑春]的文章 |
| 相关权益政策 |
| 暂无数据 |
| 收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论