Institute of Computing Technology, Chinese Academy IR
| 可测试性设计中的功耗优化技术 | |
| 李文; 周旭; 范东睿; 蒋敬旗 | |
| 2002 | |
| 发表期刊 | 贵州工业大学学报:自然科学版
![]() |
| ISSN | 1009-0193 |
| 卷号 | 31.0期号:004页码:1 |
| 摘要 | 降低测试期间的功耗是当前学术界和工业界新出现的一个研究领域。在可测试性设计中进行功耗优化的主要原因是数字系统在测试方式的功耗比在系统正常工作方式高很多。测试期间功耗引发成本增加,可靠性降低,成品率下降。首先介绍低功耗测试技术中的基本概念和功耗建模方法,分析测试过程中功耗升高的原因,对已有的几种主要的降低测试功耗方法进行详细分析,最后给出一种高性能微处理器的真速低功耗测试方法。 |
| 关键词 | 可测试性设计 功耗优化 低功耗 测试 超大规模集成电路 芯片设计 |
| 语种 | 英语 |
| 文献类型 | 期刊论文 |
| 条目标识符 | http://119.78.100.204/handle/2XEOYT63/25649 |
| 专题 | 中国科学院计算技术研究所期刊论文_中文 |
| 作者单位 | 中国科学院计算技术研究所 |
| 第一作者单位 | 中国科学院计算技术研究所 |
| 推荐引用方式 GB/T 7714 | 李文,周旭,范东睿,等. 可测试性设计中的功耗优化技术[J]. 贵州工业大学学报:自然科学版,2002,31.0(004):1. |
| APA | 李文,周旭,范东睿,&蒋敬旗.(2002).可测试性设计中的功耗优化技术.贵州工业大学学报:自然科学版,31.0(004),1. |
| MLA | 李文,et al."可测试性设计中的功耗优化技术".贵州工业大学学报:自然科学版 31.0.004(2002):1. |
| 条目包含的文件 | 条目无相关文件。 | |||||
| 个性服务 |
| 推荐该条目 |
| 保存到收藏夹 |
| 查看访问统计 |
| 导出为Endnote文件 |
| 谷歌学术 |
| 谷歌学术中相似的文章 |
| [李文]的文章 |
| [周旭]的文章 |
| [范东睿]的文章 |
| 百度学术 |
| 百度学术中相似的文章 |
| [李文]的文章 |
| [周旭]的文章 |
| [范东睿]的文章 |
| 必应学术 |
| 必应学术中相似的文章 |
| [李文]的文章 |
| [周旭]的文章 |
| [范东睿]的文章 |
| 相关权益政策 |
| 暂无数据 |
| 收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论