CSpace  > 中国科学院计算技术研究所期刊论文  > 中文
10GB/s高速SERDES电路的MUX/DEMUX设计
马鸿开; 陈岚; 刘力轲
2007
发表期刊微电子学与计算机
ISSN1000-7180
卷号24.0期号:012页码:174
摘要介绍了一种适用于高速串并转换电路(SERDES)的MUX/DEMUX,采用0.18μmCMOS工艺.数据传输速率达到10GB/s。该电路主要由锁存器、选择器和时钟分频器3个模块组成,采用1.8V电压供电.MUX和DEMUX功耗分别为132mW和64mW。
关键词SERDES MUX DEMUX 时钟分频器
语种英语
文献类型期刊论文
条目标识符http://119.78.100.204/handle/2XEOYT63/37466
专题中国科学院计算技术研究所期刊论文_中文
作者单位中国科学院计算技术研究所
第一作者单位中国科学院计算技术研究所
推荐引用方式
GB/T 7714
马鸿开,陈岚,刘力轲. 10GB/s高速SERDES电路的MUX/DEMUX设计[J]. 微电子学与计算机,2007,24.0(012):174.
APA 马鸿开,陈岚,&刘力轲.(2007).10GB/s高速SERDES电路的MUX/DEMUX设计.微电子学与计算机,24.0(012),174.
MLA 马鸿开,et al."10GB/s高速SERDES电路的MUX/DEMUX设计".微电子学与计算机 24.0.012(2007):174.
条目包含的文件
条目无相关文件。
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[马鸿开]的文章
[陈岚]的文章
[刘力轲]的文章
百度学术
百度学术中相似的文章
[马鸿开]的文章
[陈岚]的文章
[刘力轲]的文章
必应学术
必应学术中相似的文章
[马鸿开]的文章
[陈岚]的文章
[刘力轲]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。