Institute of Computing Technology, Chinese Academy IR
基于FPGA的万兆流量并行实时处理系统研究 | |
王建东; 祝超; 谢应科; 韩承德; 赵自力 | |
2009 | |
发表期刊 | 计算机研究与发展 |
ISSN | 1000-1239 |
卷号 | 000期号:002页码:177 |
摘要 | 针对万兆网络环境下入侵检测、流量审计等应用系统处理能力瓶颈,提出一个并行实时处理体系结构,并基于FPGA实现了原型系统,该系统对OC192(10Gbps)流量进行分类、过滤及统计,然后将流量分发到多个后台并行处理.系统中设计了通用包分类结构RSTCAM(range-supported split TCAM),该结构资源占用量少,可降低系统功耗,且易于实现范围查找,对基于TCAM包分类系统具有普遍意义.系统中还提出了一种负载均衡算法FDLB(feedback-based dynamic load balancing),FDLB改进了基于表的Hash方法,在保证会话完整性的前提下将流量优先分发给当前负载最小的后端处理.测试表明,原型系统完全胜任万兆流量的线速处理,平均处理延迟为4.2μs. |
关键词 | FPGA 并行结构 包分类 负载均衡 10Gbps |
语种 | 英语 |
文献类型 | 期刊论文 |
条目标识符 | http://119.78.100.204/handle/2XEOYT63/34790 |
专题 | 中国科学院计算技术研究所期刊论文_中文 |
作者单位 | 中国科学院计算技术研究所,空间信息处理技术实验室 |
第一作者单位 | 中国科学院计算技术研究所 |
推荐引用方式 GB/T 7714 | 王建东,祝超,谢应科,等. 基于FPGA的万兆流量并行实时处理系统研究[J]. 计算机研究与发展,2009,000(002):177. |
APA | 王建东,祝超,谢应科,韩承德,&赵自力.(2009).基于FPGA的万兆流量并行实时处理系统研究.计算机研究与发展,000(002),177. |
MLA | 王建东,et al."基于FPGA的万兆流量并行实时处理系统研究".计算机研究与发展 000.002(2009):177. |
条目包含的文件 | 条目无相关文件。 |
个性服务 |
推荐该条目 |
保存到收藏夹 |
查看访问统计 |
导出为Endnote文件 |
谷歌学术 |
谷歌学术中相似的文章 |
[王建东]的文章 |
[祝超]的文章 |
[谢应科]的文章 |
百度学术 |
百度学术中相似的文章 |
[王建东]的文章 |
[祝超]的文章 |
[谢应科]的文章 |
必应学术 |
必应学术中相似的文章 |
[王建东]的文章 |
[祝超]的文章 |
[谢应科]的文章 |
相关权益政策 |
暂无数据 |
收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论