Institute of Computing Technology, Chinese Academy IR
q×2m的高速FFT处理器设计 | |
邓珊珊1; 孙义2; 章立生1; 莫志锋1; 谢应科1 | |
2008 | |
发表期刊 | 计算机研究与发展 |
ISSN | 1000-1239 |
卷号 | 45.0期号:008页码:1430 |
摘要 | 对非2次幂长度的海量数据FFT处理器设计,采用补零技术会造成巨大硬件资源的浪费,且影响算法性能.提出了一种适合于硬件实现,可处理数据长度为q×2“的FFT算法(q为非2质数)以及基于此算法的FFT处理器设计方法.提出的操作数地址映射方法充分利用了算法的同址特性,使得在最少的存储空间需求下,达到最大的数据并行性;设计的混合运算单元有效地统一了混合基和q点DFT运算,减少了运算部件的资源占用率,使得多个运算单元的并行成为可能.仿真结果表明,计算16位20480点DFT运算需要7181个时钟周期,系统频率达到了105MHz.不仅有效地扩展了FFT处理器的数据处理范围,同时满足SAR等实时系统对处理速度的要求. |
关键词 | 素因子算法 FFT处理器 地址映射算法 并行计算 CORDIC算法 |
语种 | 英语 |
文献类型 | 期刊论文 |
条目标识符 | http://119.78.100.204/handle/2XEOYT63/32242 |
专题 | 中国科学院计算技术研究所期刊论文_中文 |
作者单位 | 1.中国科学院计算技术研究所 2.北京科技大学 |
第一作者单位 | 中国科学院计算技术研究所 |
推荐引用方式 GB/T 7714 | 邓珊珊,孙义,章立生,等. q×2m的高速FFT处理器设计[J]. 计算机研究与发展,2008,45.0(008):1430. |
APA | 邓珊珊,孙义,章立生,莫志锋,&谢应科.(2008).q×2m的高速FFT处理器设计.计算机研究与发展,45.0(008),1430. |
MLA | 邓珊珊,et al."q×2m的高速FFT处理器设计".计算机研究与发展 45.0.008(2008):1430. |
条目包含的文件 | 条目无相关文件。 |
个性服务 |
推荐该条目 |
保存到收藏夹 |
查看访问统计 |
导出为Endnote文件 |
谷歌学术 |
谷歌学术中相似的文章 |
[邓珊珊]的文章 |
[孙义]的文章 |
[章立生]的文章 |
百度学术 |
百度学术中相似的文章 |
[邓珊珊]的文章 |
[孙义]的文章 |
[章立生]的文章 |
必应学术 |
必应学术中相似的文章 |
[邓珊珊]的文章 |
[孙义]的文章 |
[章立生]的文章 |
相关权益政策 |
暂无数据 |
收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论