Institute of Computing Technology, Chinese Academy IR
| 多微通道内存系统设计方法 | |
张广飞1; 王焕东1; 陈新科1 ; 黄帅1; 陈李维1
| |
| 2013 | |
| 发表期刊 | 高技术通讯
![]() |
| ISSN | 1002-0470 |
| 卷号 | 23.0期号:007页码:685 |
| 摘要 | 通过建立内存系统排队模型,分析了影响内存系统性能的原因——内存控制器的内存命令处理速度受访存请求页命中率、Bank级并行度和读写命令切换率的影响,进而提出了一种多微通道内存系统设计方法。用此方法多微通道内存控制器通过对内存颗粒进行细粒度控制,可以提高访存请求页命中率和Bank级并行度,隐藏数据总线读写切换延迟。该结构在提高内存系统带宽利用率的同时,缩短访存请求延迟,并提高内存功耗有效性。将多微通道内存控制器设计应用于多核处理器平台,充分分析各种宽度访存通道对应用程序性能的影响。实验结果表明,相比传统内存控制器设计方法,多微通道内存控制器将内存系统带宽提高了21.8%,访存延迟和功耗分别降低14.4%和26.2%。 |
| 关键词 | DRAM系统 内存控制器 片上多核 多通道 访存特性 |
| 语种 | 英语 |
| 文献类型 | 期刊论文 |
| 条目标识符 | http://119.78.100.204/handle/2XEOYT63/25879 |
| 专题 | 中国科学院计算技术研究所期刊论文_中文 |
| 作者单位 | 1.中国科学院计算技术研究所 2.中国科学院计算机系统结构重点实验室 |
| 第一作者单位 | 中国科学院计算技术研究所 |
| 推荐引用方式 GB/T 7714 | 张广飞,王焕东,陈新科,等. 多微通道内存系统设计方法[J]. 高技术通讯,2013,23.0(007):685. |
| APA | 张广飞,王焕东,陈新科,黄帅,&陈李维.(2013).多微通道内存系统设计方法.高技术通讯,23.0(007),685. |
| MLA | 张广飞,et al."多微通道内存系统设计方法".高技术通讯 23.0.007(2013):685. |
| 条目包含的文件 | 条目无相关文件。 | |||||
| 个性服务 |
| 推荐该条目 |
| 保存到收藏夹 |
| 查看访问统计 |
| 导出为Endnote文件 |
| 谷歌学术 |
| 谷歌学术中相似的文章 |
| [张广飞]的文章 |
| [王焕东]的文章 |
| [陈新科]的文章 |
| 百度学术 |
| 百度学术中相似的文章 |
| [张广飞]的文章 |
| [王焕东]的文章 |
| [陈新科]的文章 |
| 必应学术 |
| 必应学术中相似的文章 |
| [张广飞]的文章 |
| [王焕东]的文章 |
| [陈新科]的文章 |
| 相关权益政策 |
| 暂无数据 |
| 收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论