×
验证码:
换一张
忘记密码?
记住我
×
登录
中文版
|
English
中国科学院计算技术研究所机构知识库
Institute of Computing Technology, Chinese Academy IR
登录
注册
ALL
ORCID
题名
作者
学科领域
关键词
文献类型
出处
收录类别
出版者
发表日期
存缴日期
资助项目
学科门类
学习讨论厅
图片搜索
粘贴图片网址
首页
研究单元&专题
作者
文献类型
学科分类
知识图谱
新闻&公告
在结果中检索
研究单元&专题
中国科学院计算技术研... [3]
作者
章立生 [2]
张颖 [1]
徐斌 [1]
李华伟 [1]
李晓维 [1]
江建慧 [1]
更多...
文献类型
期刊论文 [3]
发表日期
2015 [1]
2007 [1]
2005 [1]
语种
英语 [3]
出处
同济大学学报:自然科... [1]
计算机工程 [1]
计算机应用 [1]
资助项目
收录类别
资助机构
×
知识图谱
CSpace
开始提交
已提交作品
待认领作品
已认领作品
未提交全文
收藏管理
QQ客服
官方微博
反馈留言
浏览/检索结果:
共3条,第1-3条
帮助
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
作者升序
作者降序
WOS被引频次升序
WOS被引频次降序
提交时间升序
提交时间降序
期刊影响因子升序
期刊影响因子降序
题名升序
题名降序
发表日期升序
发表日期降序
基于信号跳变时间可调整的容错路由器
期刊论文
同济大学学报:自然科学版, 2015, 卷号: 43.0, 期号: 002, 页码: 305
作者:
张颖
;
江建慧
;
李华伟
;
李晓维
收藏
  |  
浏览/下载:13/0
  |  
提交时间:2023/12/04
容错路由器
信号跳变时间可调整(STTA)
总线串扰效应
单事件翻转(SEU)
双内锁单元(DICE)
适用于空间环境下的FPGA容错与重构体系
期刊论文
计算机工程, 2007, 卷号: 33.0, 期号: 003, 页码: 231
作者:
徐斌
;
王贞松
;
陈冰冰
;
章立生
收藏
  |  
浏览/下载:10/0
  |  
提交时间:2023/12/04
空间环境
SEU
FPGA容错
CPLD
重构
一种基于FPGA的容错嵌入式系统设计
期刊论文
计算机应用, 2005, 卷号: 25.0, 期号: 008, 页码: 1916
作者:
陈国林
;
章立生
收藏
  |  
浏览/下载:10/0
  |  
提交时间:2023/12/04
FPGA
SEU
容错
三模冗余
错误检测和校正