×
验证码:
换一张
忘记密码?
记住我
×
登录
中文版
|
English
中国科学院计算技术研究所机构知识库
Institute of Computing Technology, Chinese Academy IR
登录
注册
ALL
ORCID
题名
作者
学科领域
关键词
文献类型
出处
收录类别
出版者
发表日期
存缴日期
资助项目
学科门类
学习讨论厅
图片搜索
粘贴图片网址
首页
研究单元&专题
作者
文献类型
学科分类
知识图谱
新闻&公告
在结果中检索
研究单元&专题
中国科学院计算技术研... [4]
作者
Chen, MK [1]
Cheng, Lon... [1]
Hou, Rui [1]
Hu, Wei-Wu [1]
Hu, Weiwu [1]
Ju, R [1]
更多...
文献类型
期刊论文 [4]
发表日期
2022 [1]
2007 [1]
2006 [1]
2005 [1]
语种
英语 [4]
出处
ACM SIGPLA... [1]
IEEE TRANS... [1]
JOURNAL OF... [1]
MICROPROCE... [1]
资助项目
Fundamenta... [1]
National K... [1]
National N... [1]
National N... [1]
National N... [1]
收录类别
SCI [4]
资助机构
×
知识图谱
CSpace
开始提交
已提交作品
待认领作品
已认领作品
未提交全文
收藏管理
QQ客服
官方微博
反馈留言
浏览/检索结果:
共4条,第1-4条
帮助
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
作者升序
作者降序
WOS被引频次升序
WOS被引频次降序
提交时间升序
提交时间降序
期刊影响因子升序
期刊影响因子降序
题名升序
题名降序
发表日期升序
发表日期降序
CAP: Communication-Aware Automated Parallelization for Deep Learning Inference on CMP Architectures
期刊论文
IEEE TRANSACTIONS ON COMPUTERS, 2022, 卷号: 71, 期号: 7, 页码: 1626-1639
作者:
Zou, Kaiwei
;
Wang, Ying
;
Cheng, Long
;
Qu, Songyun
;
Li, Huawei
;
Li, Xiaowei
收藏
  |  
浏览/下载:38/0
  |  
提交时间:2022/12/07
Kernel
Computer architecture
Multicore processing
Deep learning
System-on-chip
Parallel processing
Real-time systems
Neural networks
parallel processing
real-time and embedded systems
single-chip multiprocessors
reinforcement learning
structured sparsity
Accelerating sequential programs on Chip Multiprocessors via Dynamic Prefetching Thread
期刊论文
MICROPROCESSORS AND MICROSYSTEMS, 2007, 卷号: 31, 期号: 3, 页码: 200-211
作者:
Rui, Hou
;
Zhang, Longbing
;
Hu, Weiwu
收藏
  |  
浏览/下载:47/0
  |  
提交时间:2019/12/16
Dynamic Prefetching Thread
Chip Multiprocessors
High performance general-purpose microprocessors: Past and future
期刊论文
JOURNAL OF COMPUTER SCIENCE AND TECHNOLOGY, 2006, 卷号: 21, 期号: 5, 页码: 631-640
作者:
Hu, Wei-Wu
;
Hou, Rui
;
Xiao, Jun-Hua
;
Zhang, Long-Bin
收藏
  |  
浏览/下载:41/0
  |  
提交时间:2019/12/16
high performance general-purpose microprocessor
instruction level parallelism
data level parallelism
thread level parallelism
chip multiprocessors
Godson processor
Shangri-la: Achieving high performance from compiled network applications while enabling ease of programming
期刊论文
ACM SIGPLAN NOTICES, 2005, 卷号: 40, 期号: 6, 页码: 224-236
作者:
Chen, MK
;
Li, XF
;
Lian, RQ
;
Lin, JH
;
Liu, LX
;
Liu, T
;
Ju, R
收藏
  |  
浏览/下载:45/0
  |  
提交时间:2019/12/16
packet processing
network processors
chip multiprocessors
throughput-oriented computing
program partitioning
dataflow programming