×
验证码:
换一张
忘记密码?
记住我
×
登录
中文版
|
English
中国科学院计算技术研究所机构知识库
Institute of Computing Technology, Chinese Academy IR
登录
注册
ALL
ORCID
题名
作者
学科领域
关键词
文献类型
出处
收录类别
出版者
发表日期
存缴日期
资助项目
学科门类
学习讨论厅
图片搜索
粘贴图片网址
首页
研究单元&专题
作者
文献类型
学科分类
知识图谱
新闻&公告
在结果中检索
研究单元&专题
中国科学院计算技术研... [2]
作者
Du, Zidong [2]
Guo, Qi [2]
Han, Hushe... [2]
Hu, Xing [2]
Zhao, Yong... [2]
Chen, Huap... [1]
更多...
文献类型
期刊论文 [2]
发表日期
2025 [1]
2024 [1]
语种
英语 [2]
出处
IEEE TRANS... [2]
资助项目
CAS Projec... [1]
NSF of Chi... [1]
NSF of Chi... [1]
NSF of Chi... [1]
NSF of Chi... [1]
NSF of Chi... [1]
更多...
收录类别
SCI [2]
资助机构
×
知识图谱
CSpace
开始提交
已提交作品
待认领作品
已认领作品
未提交全文
收藏管理
QQ客服
官方微博
反馈留言
浏览/检索结果:
共2条,第1-2条
帮助
已选(
0
)
清除
条数/页:
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
排序方式:
请选择
作者升序
作者降序
期刊影响因子升序
期刊影响因子降序
发表日期升序
发表日期降序
提交时间升序
提交时间降序
题名升序
题名降序
WOS被引频次升序
WOS被引频次降序
Harmonia
: A Unified Architecture for Efficient Deep Symbolic Regression
期刊论文
IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS, 2025, 卷号: 44, 期号: 2, 页码: 737-750
作者:
Ma, Tianyun
;
Wen, Yuanbo
;
Song, Xinkai
;
Jin, Pengwei
;
Huang, Di
;
Han, Husheng
;
Nan, Ziyuan
;
Yu, Zhongkai
;
Peng, Shaohui
;
Zhao, Yongwei
;
Chen, Huaping
;
Du, Zidong
;
Hu, Xing
;
Guo, Qi
收藏
  |  
浏览/下载:6/0
  |  
提交时间:2025/06/25
Skeleton
Optimization
Graphics processing units
Vectors
Hardware
Artificial neural networks
Accuracy
Deep symbolic regression (DSR)
radial basis function network (RBFN)
transcendental functions
unified array
Real-Time Robust Video Object Detection System Against Physical-World Adversarial Attacks
期刊论文
IEEE TRANSACTIONS ON COMPUTER-AIDED DESIGN OF INTEGRATED CIRCUITS AND SYSTEMS, 2024, 卷号: 43, 期号: 1, 页码: 366-379
作者:
Han, Husheng
;
Hu, Xing
;
Hao, Yifan
;
Xu, Kaidi
;
Dang, Pucheng
;
Wang, Ying
;
Zhao, Yongwei
;
Du, Zidong
;
Guo, Qi
;
Wang, Yanzhi
;
Zhang, Xishan
;
Chen, Tianshi
收藏
  |  
浏览/下载:31/0
  |  
提交时间:2024/05/20
Object detection
Streaming media
Optical flow
Feature extraction
Real-time systems
Task analysis
Detectors
Adversarial patch attack
deep learning security
domain-specific accelerator
hardware/software co-design
real time