Institute of Computing Technology, Chinese Academy IR
| 基于动态电路的高速发送端设计 | |
| 孟时光 | |
| 2016 | |
| 发表期刊 | 高技术通讯
![]() |
| ISSN | 1002-0470 |
| 卷号 | 26.0期号:007页码:625 |
| 摘要 | 为了降低高速串行接口中发送端的延迟,在研究、分析现有发送端结构的基础上,提出了新的数据跨时钟域传输方法并在实际电路中得到实现。此方法可以大幅降低数据跨时钟域传输时用于异步FIFO的延迟。而且,使用动态电路对高速发送端并串转换电路进行了晶体管级的改进,放松了关键路径的时序要求,使发送端整体电路能运行在更高的频率下。发送端电路使用40nm CMOS工艺实现,实际芯片测试数据表明,使用该电路的发送端可以稳定工作在13Gb/s的速率下。 |
| 关键词 | 高速发送端 异步FIFO 并串转换 动态电路 跨时钟域 |
| 语种 | 英语 |
| 文献类型 | 期刊论文 |
| 条目标识符 | http://119.78.100.204/handle/2XEOYT63/37626 |
| 专题 | 中国科学院计算技术研究所期刊论文_中文 |
| 作者单位 | 中国科学院计算技术研究所 |
| 第一作者单位 | 中国科学院计算技术研究所 |
| 推荐引用方式 GB/T 7714 | 孟时光. 基于动态电路的高速发送端设计[J]. 高技术通讯,2016,26.0(007):625. |
| APA | 孟时光.(2016).基于动态电路的高速发送端设计.高技术通讯,26.0(007),625. |
| MLA | 孟时光."基于动态电路的高速发送端设计".高技术通讯 26.0.007(2016):625. |
| 条目包含的文件 | 条目无相关文件。 | |||||
| 个性服务 |
| 推荐该条目 |
| 保存到收藏夹 |
| 查看访问统计 |
| 导出为Endnote文件 |
| 谷歌学术 |
| 谷歌学术中相似的文章 |
| [孟时光]的文章 |
| 百度学术 |
| 百度学术中相似的文章 |
| [孟时光]的文章 |
| 必应学术 |
| 必应学术中相似的文章 |
| [孟时光]的文章 |
| 相关权益政策 |
| 暂无数据 |
| 收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论