Institute of Computing Technology, Chinese Academy IR
AVS熵编码器的VLSI设计 | |
徐龙1; 邓磊1; 彭小明2; 季向阳1; 高文1 | |
2009 | |
发表期刊 | 计算机研究与发展 |
ISSN | 1000-1239 |
卷号 | 000期号:005页码:881 |
摘要 | 针对AVS实时高清编码器的设计要求,提出了一种高效的AVS熵编码器的VLSI设计方案.首先,基于硬件的流水线操作和计算的并行性,修改原有的针对软件设计的串行算法为具有一定并行度的并行算法;其次,考虑硬件实现的代价,简化了熵编码器在模式决策阶段预编码的VLSI设计,因为预编码只计算编码系数所用比特数,而无需知道编码码字;而且,对于简化的预编码,熵编码所涉及的查表运算都可以改为只使用逻辑判断来实现,大大节约了硬件的存储空间;同时,数据流使用8像素并行的流水线设计,每个时钟处理8个系数,更进一步提高了硬件处理速度.AVS熵编码器包括Zig-Zag扫描得到每个系数的Run和Level,查询当前码表得到每个(Run,Level)的CodeNumber和得到每个CodeNumber的比特串,此流程与其他编码器的VLC类似,所以该VLSI设计同样适用于其他编码器,如H.264/AVC和MPEG2/4.软件测试和RTL仿真的结果都符合AVS编码标准和满足硬件加速的要求. |
关键词 | AVS高清编码器 AVS-P2 FPGA 二维变长编码 流水线 |
语种 | 英语 |
文献类型 | 期刊论文 |
条目标识符 | http://119.78.100.204/handle/2XEOYT63/35912 |
专题 | 中国科学院计算技术研究所期刊论文_中文 |
作者单位 | 1.中国科学院计算技术研究所 2.北京大学 |
第一作者单位 | 中国科学院计算技术研究所 |
推荐引用方式 GB/T 7714 | 徐龙,邓磊,彭小明,等. AVS熵编码器的VLSI设计[J]. 计算机研究与发展,2009,000(005):881. |
APA | 徐龙,邓磊,彭小明,季向阳,&高文.(2009).AVS熵编码器的VLSI设计.计算机研究与发展,000(005),881. |
MLA | 徐龙,et al."AVS熵编码器的VLSI设计".计算机研究与发展 000.005(2009):881. |
条目包含的文件 | 条目无相关文件。 |
个性服务 |
推荐该条目 |
保存到收藏夹 |
查看访问统计 |
导出为Endnote文件 |
谷歌学术 |
谷歌学术中相似的文章 |
[徐龙]的文章 |
[邓磊]的文章 |
[彭小明]的文章 |
百度学术 |
百度学术中相似的文章 |
[徐龙]的文章 |
[邓磊]的文章 |
[彭小明]的文章 |
必应学术 |
必应学术中相似的文章 |
[徐龙]的文章 |
[邓磊]的文章 |
[彭小明]的文章 |
相关权益政策 |
暂无数据 |
收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论