CSpace  > 中国科学院计算技术研究所期刊论文  > 中文
一种快速的浮点乘法器结构
周旭; 唐志敏
2003
发表期刊计算机研究与发展
ISSN1000-1239
卷号40.0期号:006页码:879
摘要一种支持IEEE754浮点标准的全流水结构的浮点乘法器被提出.在该浮点乘法器中,提出一种新型的双路浮点乘法结构.这种结构相比于全规模乘法器,在不增加面积的前提下,缩短乘法树关键路径延迟13.6%,提高了乘法器的执行频率.这种乘法器有3个周期的延迟,每个周期能接收一条单精度或双精度浮点乘法指令.使用FPGA进行验证,并使用标准单元实现.采用0.18μm的静态CMOS工艺,执行频率为384MHz,面积为732902.25μm^2.在相同工艺条件下,将这种结构与其他乘法器结构进行比较,结果表明这种结构是有效的.
关键词浮点乘法器 处理器 全流水
语种英语
文献类型期刊论文
条目标识符http://119.78.100.204/handle/2XEOYT63/35572
专题中国科学院计算技术研究所期刊论文_中文
作者单位中国科学院计算技术研究所
第一作者单位中国科学院计算技术研究所
推荐引用方式
GB/T 7714
周旭,唐志敏. 一种快速的浮点乘法器结构[J]. 计算机研究与发展,2003,40.0(006):879.
APA 周旭,&唐志敏.(2003).一种快速的浮点乘法器结构.计算机研究与发展,40.0(006),879.
MLA 周旭,et al."一种快速的浮点乘法器结构".计算机研究与发展 40.0.006(2003):879.
条目包含的文件
条目无相关文件。
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[周旭]的文章
[唐志敏]的文章
百度学术
百度学术中相似的文章
[周旭]的文章
[唐志敏]的文章
必应学术
必应学术中相似的文章
[周旭]的文章
[唐志敏]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。