CSpace  > 中国科学院计算技术研究所期刊论文  > 中文
数据全并行FFT处理器的设计
谢应科; 付博
2004
发表期刊计算机研究与发展
ISSN1000-1239
卷号41.0期号:006页码:1022
摘要讨论了基4和混和基算法的FFT处理器设计问题,提出的操作数地址映射方法充分利用了FFT算法本身的同址性质,能同时提供蝶形运算所需的4个操作数,具有最大的数据并行性,按照旋转因子存放规则,蝶形运算所需的3个旋转因子地址相同,且寻址方式简单,运算部件采用3个乘法的复数运算算法,有效减少了运算部件的大小,它既可以作基4蝶形运算,也可以同时进行2个基2蝶形运算.采用Altera公司的EP200K400E,工作频率达到89MHz,1024点16位复数FFT需要14.1μs,4096点需要67μs。
关键词快速傅里叶变换(FFT) FFT处理器
语种英语
文献类型期刊论文
条目标识符http://119.78.100.204/handle/2XEOYT63/32350
专题中国科学院计算技术研究所期刊论文_中文
作者单位中国科学院计算技术研究所
第一作者单位中国科学院计算技术研究所
推荐引用方式
GB/T 7714
谢应科,付博. 数据全并行FFT处理器的设计[J]. 计算机研究与发展,2004,41.0(006):1022.
APA 谢应科,&付博.(2004).数据全并行FFT处理器的设计.计算机研究与发展,41.0(006),1022.
MLA 谢应科,et al."数据全并行FFT处理器的设计".计算机研究与发展 41.0.006(2004):1022.
条目包含的文件
条目无相关文件。
个性服务
推荐该条目
保存到收藏夹
查看访问统计
导出为Endnote文件
谷歌学术
谷歌学术中相似的文章
[谢应科]的文章
[付博]的文章
百度学术
百度学术中相似的文章
[谢应科]的文章
[付博]的文章
必应学术
必应学术中相似的文章
[谢应科]的文章
[付博]的文章
相关权益政策
暂无数据
收藏/分享
所有评论 (0)
暂无评论
 

除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。