Institute of Computing Technology, Chinese Academy IR
| CMOS VLSI电路无时延平均功耗和有时延平均功耗之间的单调递增关系及其应用 | |
| 骆祖莹1; 闵应骅2; 杨士元1; 李晓维2 | |
| 2003 | |
| 发表期刊 | 中国科学:E辑
![]() |
| ISSN | 1006-9275 |
| 卷号 | 33.0期号:002页码:174 |
| 摘要 | 从理论上阐述了无时延平均功耗和有时延平均功耗之间的单调递增关系,用计算速度快的无时延理想电路功耗作为计算速度慢的有时延实际电路功耗的评估标准,并给出了它在电路平均功耗快速估计、最大功耗快速估计和电路测试功耗快速优化三个领域中的应用。提出了一种先用无时延功耗对较长的输入向量序列进行快速压缩、再用压缩序列快速模拟出平均功耗(或最大功耗)的新方法。与直接用未列进行模拟的传统方法相比,实验结果表明:对于平均功耗快速估计,在保证估计精度(误差小于3.5%)的前提下,将模拟速度提高6-10倍;对于最大功耗快速优化领域,与测试功耗直接优化法和现有的Hamming距离优化法相比,无时延功耗优化法的优化效率最高,它可以用较少的时间(缩短为16.84%),取得较好的优化效果(测试功耗降低35.11%)。 |
| 关键词 | CMOS VLSI电路 无时延平均功耗 单调递增关系 功耗估计 测试功耗 有时延平均功耗 集成电路 |
| 语种 | 英语 |
| 文献类型 | 期刊论文 |
| 条目标识符 | http://119.78.100.204/handle/2XEOYT63/26887 |
| 专题 | 中国科学院计算技术研究所期刊论文_中文 |
| 作者单位 | 1.清华大学 2.中国科学院计算技术研究所 |
| 推荐引用方式 GB/T 7714 | 骆祖莹,闵应骅,杨士元,等. CMOS VLSI电路无时延平均功耗和有时延平均功耗之间的单调递增关系及其应用[J]. 中国科学:E辑,2003,33.0(002):174. |
| APA | 骆祖莹,闵应骅,杨士元,&李晓维.(2003).CMOS VLSI电路无时延平均功耗和有时延平均功耗之间的单调递增关系及其应用.中国科学:E辑,33.0(002),174. |
| MLA | 骆祖莹,et al."CMOS VLSI电路无时延平均功耗和有时延平均功耗之间的单调递增关系及其应用".中国科学:E辑 33.0.002(2003):174. |
| 条目包含的文件 | 条目无相关文件。 | |||||
| 个性服务 |
| 推荐该条目 |
| 保存到收藏夹 |
| 查看访问统计 |
| 导出为Endnote文件 |
| 谷歌学术 |
| 谷歌学术中相似的文章 |
| [骆祖莹]的文章 |
| [闵应骅]的文章 |
| [杨士元]的文章 |
| 百度学术 |
| 百度学术中相似的文章 |
| [骆祖莹]的文章 |
| [闵应骅]的文章 |
| [杨士元]的文章 |
| 必应学术 |
| 必应学术中相似的文章 |
| [骆祖莹]的文章 |
| [闵应骅]的文章 |
| [杨士元]的文章 |
| 相关权益政策 |
| 暂无数据 |
| 收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论