Institute of Computing Technology, Chinese Academy IR
| 基于存储技术的高速嵌入式处理器的设计与实现 | |
| 张钦; 韩承德 | |
| 2007 | |
| 发表期刊 | 计算机学报
![]() |
| ISSN | 0254-4164 |
| 卷号 | 30.0期号:005页码:831 |
| 摘要 | SoPC(片上可编程系统,System on a Programmable Chip)在嵌入式系统中有着广泛的应用,通常用FPGA(现场可编程门阵列,Field Programmable Gate Array)实现.一类嵌入式处理器,例如小波变换处理器、压缩和解压缩处理器、FFT处理器,都可以采用基于存储技术的设计方法.FPGA的片内存储资源相对较少,如何有效地利用FPGA的片内存储资源实现高速的嵌入式处理器成为需要研究的问题.文中以FFT处理器为例说明这种方法的有效性,通过采用一种地址映射调度策略和两种无冲突操作数地址映射方式,减少了所使用的FPGA片内存储资源,提高了处理速度.该FFT处理器在实际系统中起到了关键作用. |
| 关键词 | 存储技术 嵌入式处理器 FFT处理器 地址映射调度策略 无冲突操作数地址映射方式 SoPC |
| 语种 | 英语 |
| 文献类型 | 期刊论文 |
| 条目标识符 | http://119.78.100.204/handle/2XEOYT63/26133 |
| 专题 | 中国科学院计算技术研究所期刊论文_中文 |
| 作者单位 | 中国科学院计算技术研究所 |
| 第一作者单位 | 中国科学院计算技术研究所 |
| 推荐引用方式 GB/T 7714 | 张钦,韩承德. 基于存储技术的高速嵌入式处理器的设计与实现[J]. 计算机学报,2007,30.0(005):831. |
| APA | 张钦,&韩承德.(2007).基于存储技术的高速嵌入式处理器的设计与实现.计算机学报,30.0(005),831. |
| MLA | 张钦,et al."基于存储技术的高速嵌入式处理器的设计与实现".计算机学报 30.0.005(2007):831. |
| 条目包含的文件 | 条目无相关文件。 | |||||
| 个性服务 |
| 推荐该条目 |
| 保存到收藏夹 |
| 查看访问统计 |
| 导出为Endnote文件 |
| 谷歌学术 |
| 谷歌学术中相似的文章 |
| [张钦]的文章 |
| [韩承德]的文章 |
| 百度学术 |
| 百度学术中相似的文章 |
| [张钦]的文章 |
| [韩承德]的文章 |
| 必应学术 |
| 必应学术中相似的文章 |
| [张钦]的文章 |
| [韩承德]的文章 |
| 相关权益政策 |
| 暂无数据 |
| 收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论