Institute of Computing Technology, Chinese Academy IR
应用于AVS视频解码器的VLD设计 | |
赵阳生1; 黄晁2; 刘明业1 | |
2005 | |
发表期刊 | 微机发展 |
ISSN | 1005-3751 |
卷号 | 15.0期号:009页码:122 |
摘要 | 设计了一种可应用于国家标准AVS(Audio Video Coding Standard)的变字长解码器,根据码流特点进行硬件模块划分;采用桶形移位器并行解码,每个时钟解一个码字,采用Verilog语言进行设计、模拟,通过了黝验证。用0.18μm CMOS工艺库综合,电路规模为1.6万门左右,最高频率能够达到166MHz,可实时解码720p/1080i高清AVS码流。 |
关键词 | 视频解码 变字长解码 AVS |
语种 | 英语 |
文献类型 | 期刊论文 |
条目标识符 | http://119.78.100.204/handle/2XEOYT63/26107 |
专题 | 中国科学院计算技术研究所期刊论文_中文 |
作者单位 | 1.北京理工大学 2.中国科学院计算技术研究所 |
推荐引用方式 GB/T 7714 | 赵阳生,黄晁,刘明业. 应用于AVS视频解码器的VLD设计[J]. 微机发展,2005,15.0(009):122. |
APA | 赵阳生,黄晁,&刘明业.(2005).应用于AVS视频解码器的VLD设计.微机发展,15.0(009),122. |
MLA | 赵阳生,et al."应用于AVS视频解码器的VLD设计".微机发展 15.0.009(2005):122. |
条目包含的文件 | 条目无相关文件。 |
个性服务 |
推荐该条目 |
保存到收藏夹 |
查看访问统计 |
导出为Endnote文件 |
谷歌学术 |
谷歌学术中相似的文章 |
[赵阳生]的文章 |
[黄晁]的文章 |
[刘明业]的文章 |
百度学术 |
百度学术中相似的文章 |
[赵阳生]的文章 |
[黄晁]的文章 |
[刘明业]的文章 |
必应学术 |
必应学术中相似的文章 |
[赵阳生]的文章 |
[黄晁]的文章 |
[刘明业]的文章 |
相关权益政策 |
暂无数据 |
收藏/分享 |
除非特别说明,本系统中所有内容都受版权保护,并保留所有权利。
修改评论